在PCB设计中如何预防ESD

判断您的设计是否能耐受ESD事件的方式是用ESD枪在实验室里测试一遍。结果或许可行,或许不行。如果不行,另外寻求一个提高性能的设计方案将是很花费时间和成本的。就算结果可行,那你能保证不会再加上更多的TVS二极管作为保护吗?您的竞争对手也许拥有一套更便宜的设计并且性能和您的一样。因此,实验室测试是一种方法,但不是完美的。 在搭建设计之前仿真ESD事件会更为有效。如果仿真通过了,您就可以针对成本进行优

详细资料»
专家讲坛 | 电容的布局布线-“电源加磁珠”,想说爱你不容易(下)

承前:讨论滤波电容的位置与PDN阻抗的关系,提出“全局电容”与“局部电容”的概念。能看到当电容呈现“全局特性”的时候,电容的位置其实没有想象中那么重要。 本节:多层板设计的时候,电容倾向于呈现“全局特性”,“电源加磁珠”的设计方法,会影响电容在全局范围内起作用。同时电源种类太多,还会带来其他设计问题。 通过上一篇文章,我们知道电容在不同的使用条件,会呈现“全局特性”与“局部特性”。避免研究公式的繁

详细资料»
专家讲坛 | 电容的布局布线-“电源加磁珠”,想说爱你不容易(中)

承前:从去耦半径出发,通过去耦半径的计算,让大家直观的看到我们常见的电容的“有效范围”问题。本节:讨论滤波电容的位置与PDN阻抗的关系,提出“全局电容”与“局部电容”的概念。能看到当电容呈现“全局特性”的时候,电容的位置其实没有想象中那么重要。 启后:多层板设计的时候,电容倾向于呈现“全局特性”,“电源加磁珠”的设计方法,会影响电容在全局范围内起作用。同时电源种类太多,还会带来其他设计问题。 通过

详细资料»
如何使用”Cut and Stitch”定制生成快10倍的PCB和IC封装模型

作为经验丰富的SI专家,从抽象电路仿真到详细的3DEM分析,您可能会应用多个求解器和仿真器来完成高速设计任务。而且很多时候,您倾向于应用最详细、计算功能最强大的工具,以获得最准确的结果。缺点是,运行这些工具需要大量的时间。更糟糕的是,由于工具的设置问题,您可能会收到不好的结果。不幸的是,这样的结果还需等待几个小时甚至几天才出现。所有花费的等待时间都被浪费了。多么令人沮丧! 但是 – 我们为什么要忍

详细资料»
专家讲坛 | 电容的布局布线-“电源加磁珠”,想说爱你不容易(上)

本节:从去耦半径出发,通过去耦半径的计算,让大家直观的看到我们常见的电容的“有效范围”问题。 启后:讨论滤波电容的位置与PDN阻抗的关系,提出“全局电容”与“局部电容”的概念。能看到当电容呈现“全局特性”的时候,电容的位置其实没有想象中那么重要。 传统的说法,电容有其滤波半径,低频电容滤波半径大,所以布局的时候可以放的稍微远一些。并且常规来说,单纯滤波作用的低频电容不要扎堆布局,讲究均匀摆放。而中

详细资料»
专家讲坛 | Cadence 17.2 建库攻略(三)

Footprint建立 上期我们讲到了17.2 Pad Designer的全新界面介绍以及Pad的建立,今天我们就一起来学习通过17.2来创建一个Footprint,那么现在我们通过几个实例来为大家呈现新建Footprint的完整流程。其实对于17.2创建Footprint来说,和之前版本的流程大同小异,只是在前期建立Pad上有着不一样的界面和database。接下来我们首先看下第一个案例,建立一

详细资料»
专家讲坛:Cadence 17.2 建库攻略(二)

Padstack建立 上期我们讲到了17.2 Pad Designer的全新界面介绍,那么今天我们就来聊一下通过全新Pad Designer来创建一个器件,我们通过一个实例来为大家呈现新建器件的完整流程。首先我们来尝试新建一个插装器件的Padstack,下图是需要新建的Pad的相关尺寸,通过此图我们来进一步了解相关推荐值,误差,和实际的钻孔大小等。 1、打开pad designer工具,file-

详细资料»
专家讲坛:Cadence 17.2 建库攻略

17.2的发布对于眼尖的小伙伴都会第一时间发现,这次的新版本更新中最显眼的也就数Pad Designer的界面了。全新的界面及建立Pad的方法,使我们对付各种奇形怪状的Pad显得轻而易举。今天我们就一起来来聊聊17.2建库的那些事。。。。。。 Pad Designer User Interface 在17.2版本中,Allegro Pad Designer已经被完全改版了,全新的界面包含了建立特殊

详细资料»
电子系统设计中的可靠性建模及分析方法

        PCB及元器件可靠性建模及分析的重要性         目前市场上对于大多数复杂电子系统的设计实现时都要求具有高的可靠性设计水准,如电信行业,医疗,航空航天,太阳能光伏产业,汽车电子等等。在很多情况下,这些电子系统必须暴露在冷热交替的湿度环境中运行长达25年之久,因此系统设计厂商需要知道他们的产品是否能够满足如此苛刻的工作环境。本文提出了一种新的可靠性建模及分析方法可以用来预测这些

详细资料»
Cadence Sigrity QIR2 更新 | 3D-EM

3D-EM 本节介绍Cadence® Sigrity™ 2017 3D-EM QIR2 版本中的新增功能。 新增网格算法DMesh 引入了新的网格算法DMesh来处理复杂的设计。 DMesh提供以下附加选项: Local Map: 使网格基于设计中对象的局部尺寸创建。网格比较粗糙。 Global: 根据结构的全局尺寸创建网格,纵横比更好。网格更精细。 Coarse: 创建一个全局较粗糙的网格。另外

详细资料»
Cadence Sigrity QIR2 更新 | 3D-EM

3D-EM 本节介绍Cadence® Sigrity™ 2017 3D-EM QIR2 版本中的新增功能。 新增网格算法DMesh 引入了新的网格算法DMesh来处理复杂的设计。 DMesh提供以下附加选项: Local Map: 使网格基于设计中对象的局部尺寸创建。网格比较粗糙。 Global: 根据结构的全局尺寸创建网格,纵横比更好。网格更精细。 Coa

详细资料»