销售咨询热线: 010-88552600

OrCAD PSpice Analog Mixer Simulator

Cadence ® PSpice ®A/D将行业领先的模拟及混合仿真技术相结合,为用户提供一个完整的电路模拟与验证解决方案。它能满足电路设计中整个设计周期包括需求分析、设计开发和验证,同时适应电路设计周期需求不断变化的仿真要求。应用PSpice A/D的同时,结合高级选项分析模块PSpice Advance Analysis可帮助设计师提高产品的成品率和可靠性。

PSpice提供了集成的仿真与波形分析仿真环境,并且在同一个图形窗口,同一参考时钟轴上显示数字模拟信号仿真结果。 PSpice仿真技术易于使用,并且完全集成了业界最广泛使用的原理图设计工具:Cadence OrCAD® Capture。

PSpice A /D提供一个高效率的电路仿真流程。同时它还可扩展功能选项包括高级模拟分析功能,联合MathWorks的MATLAB Simulink进行协同仿真,仿真优化,寄生参数提取,二次仿真技术。


优点

  • 高性能的仿真技术极大节省了时间,提高了电路可靠性,同时增强了电路设计的收敛性。
  • 通过与MATLAB Simulink协同式仿真,允许系统级设计内部嵌入实际的电子线路进行测试与验证。
  • 运用Smoke(应力)分析来确定哪些元件超负荷运行,或用蒙特卡罗分析来观察元件的成品率,这些都有助于降低电路故障发生率,提高电路可靠性。
  • 厂家提供的丰富的器件模型,内置的数学函数和行为建模技术确保了高效的仿真流程得以实现。
  • 磁性器件模型编辑器自动提取电感和变压器磁芯模型,这样可以减少设计时间和错误。
  • 一键仿真,交互式探测波形以及完全集成的原理图输入工具OrCAD Capture,这改善的设计性能和数据高度统一。

特性

PSpice仿真技术能够仿真大量的设计和设计单元,包括电源,滤波器,放大器,数字逻辑门解码电路,PWMs,晶体管,MOSFETs,非线性磁芯,压敏电阻,稳压器,和二极管。PSpice提供了集成的仿真与波形分析仿真环境,并且在同一个图形窗口,同一参考时钟轴上显示数字模拟信号仿真结果。

使用PSpice技术,工程师基于“What if“方式可以分析和探测电路性能和功能的关系、仿真复杂的混合信号电路设计。这些设计可以同时包含模拟和数字部分,支持模型如IGBTs,脉冲宽度调制器,DACs和ADCs等模块。工程师可以使用行为建模并结合SLPS接口模块与Matlab Simulink协同式仿真,来完成如电动传动,机车电子,液压设备等电路设计与仿真等。

OrCAD PCB Designer

OrCAD PCB Designer提供了PCB从概念到生产所有环节所需要的设计解决方案,它具有灵活可扩展特点且经过产品设计验证,市场覆盖了从智能控制、工业机器人、汽车和航空航天等,OrCAD PCB Designer Standard和OrCAD PCB Designer Professional产品均可帮助客户在当今的电子市场保持一定的竞争力。OrCAD PCB 设计解决方案可以缩短设计周期,挑战新兴的软硬结合基板设计,可大大加快产品上市时间,实现设计目标。

Cadence OrCAD Capture CIS_tech brief

CADENCE ORCAD CAPTURE CIS全球应用最多且经过生产验证的原理图输入工具和强大的元件信息管理系统。Cadence OrCAD Capture CIS集成强大的原理图设计功能,其特点主要是具有快捷的元件信息管理系统(CIS),并具有通用PCB设计入口。扩展的CIS功能可以方便地访问本地元件优选数据库和元件信息。通过减少重新搜索元件信息或重复建库,手动输入元件信息,维护元件数据的时间,从而可以提高生产率。无论是设计全新的模拟,数字,或混合信号电路,还是修改现有电路板的电路原理图,或进行层次结构电路图设计,OrCAD Capture CIS提供电路设计从构思到生产所需的一切。

What's new in Capture CIS 16.6

Orcad Capture CIS/ Allegro Design Entry CIS 16.6新增功能列表,如下,具体内容及相关操作见技术白皮书。

1.   在Capture下运行SigXplorer进行信号完整性分析

2.      从菜单中放置PSpice元件

3.      配置菜单和工具栏

4.      设计和库文件保存功能的扩展

5.      查找功能的扩展

6.      NetGroup使用模型的升级

7.      查询并替换Off-Page Connector(端口连接符)

8.      Cache更新扩展

9.      为元器件设置 User Assigned Flag.

10.        实现同一个设计中不同层次电路图的自动顺序编号

11.        数据库压缩与处理能力的增强

12.        打开由低版本软件生成的设计文件

13.        关闭所有标签页

14.        DRC功能扩展

15.        Project SaveAs功能的扩展

16.        学习资料

II. Capture 16.6中已经解决的重要问题

1、CCR 1065649: 兼容16.5和16.3版本问题

2、CCR 730224:对库文件进行了更新但没有更新信息

3、CCR 724738:Update/Replace Cache对用户定义的引脚形状无效

Cadence高速PCB设计实战攻略(视频教程)-第三章03

Cadence高速PCB设计实战攻略(视频教程)-第三章03

Cadence高速PCB设计实战攻略(视频教程)

板级常用设计工具

2016-08-31
序号 文件名称 文件大小 上传时间
1   OrCAD PCB Designer-deehow.pdf 829.81KB 2017-05-25
2   Allegro_PCB_Design.pdf 2.64MB 2016-11-30
3   What's new in Capture CIS 16.6.pdf 2.3 MB 2013-03-09
4   Cadence PCB Designer_datasheet.pdf 904 KB 2010-11-18
5   Cadence OrCAD Capture CIS_tech brief.pdf 1.8 MB 2010-11-18