销售咨询热线: 010-88552600

OrCAD Engineering Data Management

OrCAD EDM提供了原理图进行团队协作和集成数据管理的环境,能够完全集成在OrCAD Capture原理图设计环境中,满足工程师设计团队快速高效的进行设计沟通和设计数据的交付,最大化的提高了多人在线协同设计图纸的能力。

OrCAD® Engineering Data Management (EDM)是一个全面的OrCAD Capture PCB原理图设计方案协作和管理环境。OrCAD EDM完全嵌入OrCAD Capture,得益于高效的设计数据管理,让您的工程设计团队在上市时间方面更有优势。该解决方案同时也消除了多个用户之间管理设计文件的挑战。OrCAD EDM是一个协同的设计环境,鼓励设计复用,推荐最佳实践;更重要的是,在整个设计流程中通过消除错误和保持所有相关设计成员在同一设计图纸上,缩短开发时间。尽管如此,在协同设计中也存在许多挑战。在多个项目中追踪更新和状态,判断是谁作了什么更改,什么地方,什么时候;如果使用传统的邮件和不同的会议记录常常会导致整个项目混乱、误解和错误。


主要特点:

  • 与Capture完全集成,简单易用。
  • 具有团队项目设计和协作能力,支持查看、数据管理、指定原理图页设计。
  • 具有设计数据的检入检出和锁定功能。
  • 具有项目团队间的实时追踪设计进度和实时通信。
  • 强大的版本管理和设计追朔能力。
  • 方便的模块化设计复用和分享,支持IP Reuse。

OrCAD EDM提供了原理图进行团队协作和集成数据管理的环境,能够完全集成在OrCAD Capture原理图设计环境中,满足工程师设计团队快速高效的进行设计沟通和设计数据的交付,最大化的提高了多人在线协同设计图纸的能力。

OrCAD® Engineering Data Management (EDM)是一个全面的OrCAD Capture PCB原理图设计方案协作和管理环境。OrCAD EDM完全嵌入OrCAD Capture,得益于高效的设计数据管理,让您的工程设计团队在上市时间方面更有优势。该解决方案同时也消除了多个用户之间管理设计文件的挑战。OrCAD EDM是一个协同的设计环境,鼓励设计复用,推荐最佳实践;更重要的是,在整个设计流程中通过消除错误和保持所有相关设计成员在同一设计图纸上,缩短开发时间。尽管如此,在协同设计中也存在许多挑战。在多个项目中追踪更新和状态,判断是谁作了什么更改,什么地方,什么时候;如果使用传统的邮件和不同的会议记录常常会导致整个项目混乱、误解和错误。

主要特点:

  • 与Capture完全集成,简单易用。
  • 具有团队项目设计和协作能力,支持查看、数据管理、指定原理图页设计。
  • 具有设计数据的检入检出和锁定功能。
  • 具有项目团队间的实时追踪设计进度和实时通信。
  • 强大的版本管理和设计追朔能力。
  • 方便的模块化设计复用和分享,支持IP Reuse。

完全集成Capture的设计环境,统一设计路径,远程数据管理


权限管理


设计状态指示


项目创建和管理


支持平坦设计和层次设计


OrCAD PCB Designer

OrCAD PCB Designer提供了PCB从概念到生产所有环节所需要的设计解决方案,它具有灵活可扩展特点且经过产品设计验证,市场覆盖了从智能控制、工业机器人、汽车和航空航天等,OrCAD PCB Designer Standard和OrCAD PCB Designer Professional产品均可帮助客户在当今的电子市场保持一定的竞争力。OrCAD PCB 设计解决方案可以缩短设计周期,挑战新兴的软硬结合基板设计,可大大加快产品上市时间,实现设计目标。

Cadence OrCAD Capture CIS_tech brief

CADENCE ORCAD CAPTURE CIS全球应用最多且经过生产验证的原理图输入工具和强大的元件信息管理系统。Cadence OrCAD Capture CIS集成强大的原理图设计功能,其特点主要是具有快捷的元件信息管理系统(CIS),并具有通用PCB设计入口。扩展的CIS功能可以方便地访问本地元件优选数据库和元件信息。通过减少重新搜索元件信息或重复建库,手动输入元件信息,维护元件数据的时间,从而可以提高生产率。无论是设计全新的模拟,数字,或混合信号电路,还是修改现有电路板的电路原理图,或进行层次结构电路图设计,OrCAD Capture CIS提供电路设计从构思到生产所需的一切。

What's new in Capture CIS 16.6

Orcad Capture CIS/ Allegro Design Entry CIS 16.6新增功能列表,如下,具体内容及相关操作见技术白皮书。

1.   在Capture下运行SigXplorer进行信号完整性分析

2.      从菜单中放置PSpice元件

3.      配置菜单和工具栏

4.      设计和库文件保存功能的扩展

5.      查找功能的扩展

6.      NetGroup使用模型的升级

7.      查询并替换Off-Page Connector(端口连接符)

8.      Cache更新扩展

9.      为元器件设置 User Assigned Flag.

10.        实现同一个设计中不同层次电路图的自动顺序编号

11.        数据库压缩与处理能力的增强

12.        打开由低版本软件生成的设计文件

13.        关闭所有标签页

14.        DRC功能扩展

15.        Project SaveAs功能的扩展

16.        学习资料

II. Capture 16.6中已经解决的重要问题

1、CCR 1065649: 兼容16.5和16.3版本问题

2、CCR 730224:对库文件进行了更新但没有更新信息

3、CCR 724738:Update/Replace Cache对用户定义的引脚形状无效

Cadence高速PCB设计实战攻略(视频教程)-第三章03

Cadence高速PCB设计实战攻略(视频教程)-第三章03

Cadence高速PCB设计实战攻略(视频教程)

板级常用设计工具

2016-08-31
序号 文件名称 文件大小 上传时间
1   OrCAD PCB Designer-deehow.pdf 829.81KB 2017-05-25
2   Allegro_PCB_Design.pdf 2.64MB 2016-11-30
3   What's new in Capture CIS 16.6.pdf 2.3 MB 2013-03-09
4   Cadence PCB Designer_datasheet.pdf 904 KB 2010-11-18
5   Cadence OrCAD Capture CIS_tech brief.pdf 1.8 MB 2010-11-18