销售咨询热线: 010-88552600

OrCAD PCB Designer

Cadence OrCAD PCB Designer 是一套经过验证的、可扩展的、低成本的设计输入和PCB设计工具。具有Standard和Professional套装,包含了原理图设计工具Capture和PCB设计工具PCB editor,为普通用户群体带来了高端PCB设计流程和工具软件包,OrCAD印制板电路设计成为一个内容丰富的、充分可扩展的解决方案。OrCAD PCB Designer具有从原理图设计,建库设计,PCB布局布线,约束管理器,自动布线,和可选信号完整性仿真和数目混合仿真设计模块组成。


Cadence OrCAD PCB Designer Standard

低成本方案的合作伙伴

Cadence® OrCAD® PCB Designer Standard是基于Cadence Allegro PCB设计平台的低成本套装产品,该套装包含了原理图设计工具Capture和PCB设计工具PCB editor,为普通用户群体带来了高端PCB设计流程和工具软件包,OrCAD印制板电路设计成为一个内容丰富的、充分可扩展的解决方案。

OrCAD印制板电路设计为工程师提供了低成本方案的高端PCB设计流程,设计者可以从中学习与成长,业务水平得到不断的提升。随着公司业务的成功拓展,如果产品方案设计走入“dead-ends”,需要重新更换设计工具,势必带来产品和财务上的损失,Cadence PCB设计流程为您未来产品设计的投资铺平了道路。

Cadence OrCAD PCB Designer Professional

主流方案设计平台

Cadence® OrCAD® PCB Designer Professional是基于Cadence Allegro PCB设计平台的主流套装产品,该套装包含了原理图设计工具Capture和PCB设计工具PCB editor,具有除了原理图设计,建库设计,PCB布局布线,约束管理器和自动布线以外,还包括可选的信号完整性和数模混合仿真设计模块,为用户提供一站式PCB解决方案。

OrCAD PCB Designer

Cadence OrCAD Capture

Cadence OrCAD Capture功能强大,易学易用的特点成为业界广泛应用的原理图设计工具,通过平坦式和分层式设计方法,支持从简单到复杂的设计输入,与OrCAD PCB Editor之间无缝链接,可以实现数据同步,元件查找/布局等功能。OrCAD Capture允许设计者将layout数据反馈回原理图之中,进行如元件的门/管脚交换,元器件名称或取值修改。同时它还包含大量的原理图符号库,且支持输出多种网表格式文件给第三方软件使用。

Cadence OrCAD Capture为用户提供一套完整的、快速又直观的原理图设计流程。

  • 提高层次化设计提高复杂的原理图设计与编辑效率;
  • 严谨且完整的设计流程确保了产品和数据的完整性;

Cadence OrCAD PCB Editor

Orcad PCB Editor是一个交互式的设计环境,容易掌握和学习,能完全满足从创建简单PCB设计到复杂多层PCB设计的要求。基于Cadence Allegro设计流程,OrCAD PCB Editor的可扩展功能为当今复杂设计和加工能力挑战奠定了基础,它提供了强大而又灵活的设计平台,可以实现基于形状覆铜、交互式、任意角度、自动推挤等布线方式。动态覆铜提供了在布局和走线时,自动调整铜箔和避空区域的功能。

优点

  • 提供可靠性、可升级、简单易用的PCB编辑器和布局布线解决方案,并且随着设计要求可以随时进行更新
  • 可实现从前端到后端的紧密整合,提高设计效率,确保设计数据完整性
  • 包含全面的设计功能组合,完善的PCB设计环境提供了从设计构想到生产制造过程的全套解决方案
  • 提供了完整的PCB布局与布线平台,支持复杂的物理和间距规则定义。
  • 自动和交互式走线编辑器提供了智能自动布线功能,帮助用户最大限度的提高布线效率
  • 动态覆铜技术可以实时填充和挖空,用以消除手工覆铜时挖空出错和自动修复

功能特性

编辑功能

OrCAD PCB设计解决方案的核心是OrCAD PCB编辑器,这是一个交互式编辑环境,适用于从简单到复杂的多层电路板。

OrCAD PCB全面的功能组合解决了现在电路板设计和制造中各种广泛存在的问题。该PCB编辑器提供了强大、灵活的布局规划工具,以及基于形状的推挤/走线功能。其中基于形状、任何角度的推挤布线,让设计师可以更方便的解决设计中的互连问题。动态覆铜的功能提供了PCB布局布线过程中实时覆铜的挖空和填充功能。

约束管理器

约束管理器实时地显示了物理/间距规则和高速规则以及它们的状态(根据设计当前所处的状态),并且可适用于设计过程的任一阶段。每个工作表提供了一个电子数据表界面,能够让用户以层级的方式进行定义,管理和确认不同的规则。约束管理器系统完全集成到OrCAD PCB Editor中,约束就可以随着设计过程的进行而被实时地确认。确认过程的结果是用图形化的方式表示约束条件是否满足,满足约束用绿色显示,不满足约束就用红色显示。这可使设计师可以及时地看到设计的进度,以及因电子数据表中任何设计变动而产生的影响。约束管理器还包括DRC数据表和设计物料管理器数据表。


布局规则定义

OrCAD PCB Editor包含提供了两种强大而灵活的布局功能:一个交互式布局和一个自动布局。设计师可以在设计输入或布局规划阶段将元件或支电路分配到特定的区域,可以通过索引标识符、封装方式、相关信号名、元件编号或原理图表/页码来过滤或选择元件。

可视化显示交互式走线

OrCAD PCB Editor的布线器提供了强大的自动布线功能,同时最大限度的提高了布线效率。实时的、基于形状和任何角度的推挤走线功能可以解决一连串走线中的问题。

布线模式包括“实时推挤线“,“贴线推挤布线“,“贴线布线”。 实时推挤布线模式是在在实时的,基于形状的布线中动态的推开障碍得到最好的布线路径,自动布线“跳过”像引脚或过孔这样的障碍物。贴线推挤布线模式可以有效地解决构建数据总线的问题,当修改布线时所走的线会以安全间距贴着其它障碍数据的外型走线 , 但必要时会推开其他线路。贴线布线有点像贴线推挤布线的布线模式,但不同之处是不会推开其他线路。实时的,嵌入式的,基于形状的最优布线工具可以在遇到动态过孔或引脚时推挤障碍物或是以安全间距贴着对方布线。


可视化3D显示

在所有产品的PCB编辑器中都内置有3D浏览器。3D环境支持多种过滤设置,视图抓拍,图像显示系统,例如可进行立体显示,透明度和线框设置,以及拖动鼠标进行平移,缩放和旋转视图操作。3D浏览器也支持复杂的过孔结构和孤铜的显示。使用指令结构可以打开多个显示窗口,并且3D图像可以以JPEG的格式被保存。

Flipboard功能是将设计数据库中设计界面的Y轴反相。这种“翻转”后重新显示可以把从底部到顶部的查看角度调整为从顶部到底部。对于在实验室或生产车间的硬件工程师来说在CAD系统下调试一个电路板底层是至关重要的。Flipboard不仅是可以查看电路板,而且在此模式下也可以进行设计的修改。


动态覆铜

动态覆铜技术提供了实时填充和挖空功能。动态铜箔的参数有三个不同的设置:全局参数设置,铜箔形状,层次结构。动态铜箔在走线,过孔和元件的添加时能够产生自动的避让效果。当物体被移开时会自动填充上。在操作执行后动态铜箔不需要再进行自动空隙或其他后处理步骤。

PCB制造

全套的图像工具,裸板制造和测试输出,包括Gerber 274x,NC钻孔和生成各种裸板测试数据。通过ODB++界面Cadence支持业界最先进的非底片工艺。ODB++数据是为高质量非底片数据生产提供了精确可靠的工业数据格式。

OrCAD PCB Designer

OrCAD PCB Designer提供了PCB从概念到生产所有环节所需要的设计解决方案,它具有灵活可扩展特点且经过产品设计验证,市场覆盖了从智能控制、工业机器人、汽车和航空航天等,OrCAD PCB Designer Standard和OrCAD PCB Designer Professional产品均可帮助客户在当今的电子市场保持一定的竞争力。OrCAD PCB 设计解决方案可以缩短设计周期,挑战新兴的软硬结合基板设计,可大大加快产品上市时间,实现设计目标。

Cadence OrCAD Capture CIS_tech brief

CADENCE ORCAD CAPTURE CIS全球应用最多且经过生产验证的原理图输入工具和强大的元件信息管理系统。Cadence OrCAD Capture CIS集成强大的原理图设计功能,其特点主要是具有快捷的元件信息管理系统(CIS),并具有通用PCB设计入口。扩展的CIS功能可以方便地访问本地元件优选数据库和元件信息。通过减少重新搜索元件信息或重复建库,手动输入元件信息,维护元件数据的时间,从而可以提高生产率。无论是设计全新的模拟,数字,或混合信号电路,还是修改现有电路板的电路原理图,或进行层次结构电路图设计,OrCAD Capture CIS提供电路设计从构思到生产所需的一切。

What's new in Capture CIS 16.6

Orcad Capture CIS/ Allegro Design Entry CIS 16.6新增功能列表,如下,具体内容及相关操作见技术白皮书。

1.   在Capture下运行SigXplorer进行信号完整性分析

2.      从菜单中放置PSpice元件

3.      配置菜单和工具栏

4.      设计和库文件保存功能的扩展

5.      查找功能的扩展

6.      NetGroup使用模型的升级

7.      查询并替换Off-Page Connector(端口连接符)

8.      Cache更新扩展

9.      为元器件设置 User Assigned Flag.

10.        实现同一个设计中不同层次电路图的自动顺序编号

11.        数据库压缩与处理能力的增强

12.        打开由低版本软件生成的设计文件

13.        关闭所有标签页

14.        DRC功能扩展

15.        Project SaveAs功能的扩展

16.        学习资料

II. Capture 16.6中已经解决的重要问题

1、CCR 1065649: 兼容16.5和16.3版本问题

2、CCR 730224:对库文件进行了更新但没有更新信息

3、CCR 724738:Update/Replace Cache对用户定义的引脚形状无效

Cadence高速PCB设计实战攻略(视频教程)-第三章03

Cadence高速PCB设计实战攻略(视频教程)-第三章03

Cadence高速PCB设计实战攻略(视频教程)

板级常用设计工具

2016-08-31
序号 文件名称 文件大小 上传时间
1   OrCAD PCB Designer-deehow.pdf 829.81KB 2017-05-25
2   Allegro_PCB_Design.pdf 2.64MB 2016-11-30
3   What's new in Capture CIS 16.6.pdf 2.3 MB 2013-03-09
4   Cadence PCB Designer_datasheet.pdf 904 KB 2010-11-18
5   Cadence OrCAD Capture CIS_tech brief.pdf 1.8 MB 2010-11-18