销售咨询热线: 010-88552600

Allegro Designer Entry CIS

Allegro Designer Entry CIS集成强大的原理图设计功能,其特点主要是具有快捷的元件信息管理系统(CIS),并具有通用PCB设计入口。扩展的CIS功能可以方便地访问本地元件优选数据库和元件信息。通过减少重新搜索元件信息或重复建库,手动输入元件信息,维护元件数据的时间,从而可以提高生产率。无论是设计全新的模拟,数字,或混合信号电路,还是修改现有电路板的电路原理图,或进行层次结构电路图设计,Allegro Designer Entry CIS提供电路设计从构思到生产所需的一切。

Allegro Designer Entry CIS集成强大的原理图设计功能,其特点主要是具有快捷的元件信息管理系统(CIS),并具有通用PCB设计入口。扩展的CIS功能可以方便地访问本地元件优选数据库和元件信息。通过减少重新搜索元件信息或重复建库,手动输入元件信息,维护元件数据的时间,从而可以提高生产率。无论是设计全新的模拟,数字,或混合信号电路,还是修改现有电路板的电路原理图,或进行层次结构电路图设计,Allegro Designer Entry CIS提供电路设计从构思到生产所需的一切。


Allegro Designer Entry CIS

全球应用最多且经过生产验证的原理图输入工具和强大的元件信息管理系统

优点

  • 提供快捷,直观的,具备完备功能的原理图编辑工具。
  • 通过层次式和变体(基于同一原理图,不同机型导出)设计提高复杂原理图的设计效率。
  • 具备强大功能的CIS,帮助加速设计进程,降低项目成本。
  • 原理图提供的自动缩放/搜索/导航功能,结合Allegro PCB Editor之间的交互探测和交互摆放,和集成的AMS-Simulatuor帮助提供设计的可生产性。
  • 减少重复搜寻元件信息的时间,接收来自MRP,ERP和PLM的数据和支持关系型数据库使智能选择元件成为可能。
  • 通过直接访问ActiveParts和ActiveParts门户网站,提供给选择原理图设计所需要的元件和直接获取器件供应商元件数据更大的便利,ActiveParts提供了超过200万份的元器件数据。
  • 通过FPGA输出/输入双向数据流程自动整合可编程门阵列(FPGA)和可编程逻辑器件(PLD),从而缩短设计时间。

功能特色

全功能原理图编辑器

  • Allegro Designer Entry CIS,带有拼接式和层次式的原理图页面编辑器,它具有快捷、直观的原理图编辑的特点。原理图页面编辑器整合了标准的Windows用户界面,这些功能和特性是为工程师完成设计任务和发布设计设计数据而特别定制的。
  • 在一个会话窗中可以查看和编辑多个项目
  • 通过互联网访问最新元器件
  • 对“What-if”场景使用状态标签
  • 在设计中引入了高效率的电子表格式的属性编辑或者是在原理图编辑器中编辑属性和打印定义好的属性
  • 通过电路图内部或电路图之间的复制、粘贴,可以再利用原有的原理图设计数据
  • 从一整套功能元器件库中选择元器件
  • 用内嵌的元件编辑器更改或移动元件引脚名称和引脚编号
  • 支持设计文件被其他用户打开时,该设计文件将自动锁定
  • 放置,移动,拖动,旋转或镜像被选中的单个元件或组合元件时,电气连接是可视的
  • 通过检查设计和电气规则,确保设计的完整性及正确性
  • 可以自定义标题栏和图纸边框以满足您公司的规格要求
  • 可以直接嵌入图形对象,书签,标识,以及位图图片等
  • 通过选择公制或英制单位来确定网格间距以满足所有绘图标准
  • 支持VHDL或Verilog ®文本编辑器设计数字电路
  • 支持非线性自动缩放平移画面;具有高效率的查找/搜索功能
  • 人性化的操作视窗及对话框

交互式的软件架构

  • 通过软件的交互式的结构,Allegro Designer Entry CIS即能完成可编程逻辑设计也能完成电路的模拟混合仿真。用户只要在一个单一的环境中就可创建并仿真整个设计。核心的项目管理器管理着整个设计和工艺流程。
  • 直接内嵌的AMS-Simulatuor帮助完成模拟及混合电路仿真
  • 与Allegro PCB Editor集成,具有全面的place-and-route 双向接口能力
  • 具备与Cadence Allegro® 的高速PCB 解决方案双向接口能力
  • 实现了原理图和仿真窗口之间交互探测网络和信号
  • 实现了在原理图和PCB layout之间交互探测网络和元器件
  • 支持Allegro Designer Entry CIS与Allegro PCB Layout之间元器件的交互放置

元件信息管理系统(CIS)

Allegro Designer Entry CIS解决了很多由于元器件数据不正确或不完整引起的问题。这个系统的关键是内嵌了一个可以直接接收来自企业MRP或ERP系统和工程元件数据库里的元件信息的选择器。CIS同步来自外部源元件数据和电路设计元件数据,自动生成准确的材料清单(BOMs)。通过CIS对PCB设计过程的有效管理,用户可以消除生产延误时间并降低成本。 Allegro Designer Entry CIS也可以减少或消除了许多潜在的问题:

  • 电路板由于错误的元器件数据而返工---例如在一个设计项目中可能因为修改电阻的功率而没有修改相应的封装和元器件编号就可能引起原理图,PCB layout和BOM之间的不匹配。这样不同步的设计可能很容易引起昂贵的,不必要的电路板返工。
  • 由于元器件缺货而导致生产延误---不经意间发现采用了过时的器件或一些订货周期长的器件或者说非合格供应商的器件,这些都可能导致计划外的,代价昂贵的生产延误。这些问题时常要到临近生产时才发现。
  • 超出预期的器件成本---在设计阶段时没有直接可获取的器件成本信息,这很容易导致采用高价器件而未能使用低成本的替代器件。
  • 大用量器件的过高库存成本---当客户购买了大量器件时,发现库存中还有功能等效的器件可用。

Allegro Designer Entry CIS作为器件选择过程的一个扩展功能,已经嵌入到符合工业标准的原理图设计软件包中。这使得工程师每天很容易就使用到它。它解决了工程组织管理的一个核心问题:根据技术要求和商业信息挑选最好的可用元器件。

  • 促进用户公司的优选器件的重复使用
  • 重复使用已知好的器件数据
  • 辅助实现新器件的快速审批
  • 通过器件属性验证以确保设计数据完整性
  • 具有准确且完整并高度可信的材料清单和网络表
  • 能够实现与采购,生产或其他部门进行信息电子共享,以消除延迟和意外,降低产品成本。

项目管理器

  • Allegro Designer Entry CIS允许采用久经考验的灵活的项目管理系统管理整个设计。通过可展开的树状图,可以非常方便的浏览和组织所有的设计文件。
  • 项目创建向导可帮助用户确定某一特定的设计流程所需要的所有可用资源
  • 集中管理并控制设计插件的所有设计数据交换
  • 浏览器可以对整个设计结构进行分层浏览,并可即刻访问特定选择的具体电路
  • 强大的存档能力,确保整个设计项目的可移植性

层次式设计

  • Allegro Designer Entry CIS通过使用电路分层块可以轻松地组织和重用相同的电路。
  • 支持对下层原理图和电路层次块之间的端口和引脚进行动态更新
  • 支持在原理图内部或原理图之间设定原理图和PCB模块重用
  • 只需要创建,复制和维护的一个电路实例
  • 在整个设计中可以无限次的引用或者重用该电路
  • 自动创建分层端口消除潜在的设计连接错误
  • 整个重复使用层次树的电子表格视图允许用户在一个位置就可以管理/编辑所有的属性

数据库集成

Allegro Designer Entry CIS适用于任何符合微软ODBC标准的数据库。可以直接从MRP和ERP系统,或PDM系统和/或与工程元器件有关的中间数据库访问数据。

  • 可以轻松整合现有的MRP和ERP系统,或PDM系统
  • 支持关系数据库和关系查询
  • 支持从供应商的网站直接下载元器件,并可以把他们存储在本地的元件库中
  • 提供ODBC类型数据库的标准驱动程序,兼容的数据库包括Microsoft Access,Visual FoxPro,SQL Server和Excel
  • 支持日文字符
  • 从控制面板设置优秀的域数字格式
  • 数据库创建向导会根据当前原理图的信息自动创建新的优选器件数据
Cadence高速PCB设计实战攻略(视频教程)-第三章03

Cadence高速PCB设计实战攻略(视频教程)-第三章03

Cadence高速PCB设计实战攻略(视频教程)

板级常用设计工具

2016-08-31
序号 文件名称 文件大小 上传时间
1   Allegro_PCB_Design.pdf 2.64MB 2016-11-30